1. Jurnal
[Kembali]





2. Alat dan Bahan [Kembali]


  1.  Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S 
  4. Jumper
 
3. Rangkaian Simulasi [Kembali]
Percobaan 1 J-K flip flop dan D flip flop 

1. Buatlah rangkaian seperti pada gambar berikut.
2. Buatlah kondisi switch-switch seperti pada jurnal yang telah disediakan 
3. Catat kondisi logika LED H0 & H1 nya.




4. Prinsip Kerja Rangkaian [Kembali]
Pada kondisi pertama diketahui B0 = 0 ; B1 = 1 ; B2 = B3 = B4 = B5 = B6 = don't care. Maka didapatkan output untuk JK Flip-Flop berupa Q = 0 ; Q' = 1, dapat dilihat pada percobaan, kaki B0 terhubung dengan R dan kaki B1 terhubung dengan S, yang mana sama-sama aktif low maka reset akan aktif karena berlogika 0 dan akan memaksa output Q untuk bernilai 0. Selanjutnya untuk output D Flip-Flop, untuk mengaktifkan set reset pada D flip-flop diharuskan bernilai 0 karena aktif low. Karena riset aktif, maka ia memaksa output untuk bernilai 0.

Untuk kondisi 2, dengan kondisi B0 = 1; B1 = 0; B2 = B3 = B4 = B5 = B6 = dont care maka didapatkan output dari JK flip-flop Q = 1; Q' = 0 dan output D Flip-Flop Q = 1; Q' = 0 hal tersebut dikarenakan arus yang masuk pada set reset; S = 0; R = 1 dimana set reset merupakan aktif low yang mana akan aktif saat berlogika 0 maka dari itu set aktif dan akan memaksa nilai Q' untuk bernilai 0 atau saat reset tidak aktif, ia akan memaksa output untuk logika 1.

Untuk kondisi 3, dengan kondisi B0 = 0; B1 = 0; B2 = B3 = B4 = B5 = B6 = dont care didapatkan output JK Flip-Flop Q = 1 ; Q' = 1 dan output D Flipo-Flop Q = 1; Q' = 1 maka terjadi kondisi terlarang atau keadaan yang tidak diperbolehkan.

Untuk kondisi 4, dengan kondisi B0 = 1; B1 = 1; B2 = 0; B3 = clock; B4 = 0 ; B5 = 0 ; B6 = 1 didapatkan output JK Flip-Flop Q = 0; Q' = 1 dan D Flip-Flop dengan output Q = 0 ; Q' = 1 hal tersebut terjadi karena set reset tidak aktif dikarenakan aktif flow, sehingga untuk JK Flip Flop memperoleh input dari J, K, clock begitu juga input D flip flop dari D dan clock.

Untuk kondisi 5, dengan kondisi B0 = 1; B1 = 1; B2 = 0; B3 = clock; B4 = 1; B5 = 1; B 6 = mengikuti output sebelumnya. Dihasilkan output JK Flip Flop berupa Q = 0; Q' = 1 dan D Flip Flop berupa Q = 1; Q' = 0 dikarenakan saat reset tidak aktif karena berlogika 1 maka output dipengaruhi oleh nilai J, K, D, dan clock-nya untuk outputnya sesuai dengan tabel kebenaran.

Untuk kondisi 6, dengan kondisi B0 = 1; B1 = 1; B2 = 1; B3 = clock; B4 = 0; B5 dont care; B6 = 0, didapatkan output JK Flip Flop Q = 1; Q' = 0 dan output D Flip-Flop berupa Q = 1; Q' = 0 maka karena set reset aktif low dan tidak aktif maka kita mengikuti nilai J, K, D, clock dan menyamakannya dengan tabel kebenaran.

Untuk kondisi 7 di mana B0 = 1; B1 = 1; B2 = 1; B3 = clock; B4 = 1; B5 = B6 = tidak ada, didapatkan output dari JK Flip Flop Q = toggle;  Q' = toggle dan output dari D Flip-Flop tidak ada, hal tersebut dikarenakan output dari JK Flip Flop akan berkebalikan secara terus-menerus.

5. Video Rangkaian [Kembali]







6. Analisa [Kembali]

1. Analisa Input dan output pada masing masing kondisi, buatkan prosesnya menggunakan rangkaian dalam masing masing flip. Flop

Rangkaian dasar J-K FlipFlop
kondisi pertama saat B₁ (S) dan B₀ (C) bernilai 1 dan 0, maka hasilnya sesuai tabel jika Q=0, maka kebalikan dari Q yaitu Q' = 1.
kondisi kedua saat B₁=0 dan B₀=1, maka hasilnya Q=1 dan Q' = 0.
kondisi ketiga saat  B₁=0 dan B₀=0, maka karena clear set dan preset bernilai 0, menghasilkan output Q dan Q' = 0
kondisi keempat saat  B₅=0, B₆=0, B₃=Rising, B₂=0. D₁=1 dan B₀=1. Jika dites pada rangkaian, maka menghasilkan output Q=0 dan Q'=1.
kondisi kelima saat  B₆=1, B₃=Rising, B₂=0, B₁=1, dan B₀=1. Jika dites pada rangkaian, menghasilkan output Q=0 dan Q'=1.
kondisi keenam saat  B₆=0, B₃=Rising, B₂=1, B₁=1, dan B₀=1. Jika dites pada rangkaian, maka menghasilkan output Q=1 dan Q'=0.
kondisi ketujuh saat  B₆=1, B₃=Rising, B₂=1, B₁=1, dan B₀=1. Jika dites pada rangkaian, menghasilkan output Q=1 dan Q'=0.

Rangkaian dasar D FlipFlop

    • pertama, ketika  B6 dan B5 = don't care, Maka menghasilkan Q = 0 dan Q̅ = 1, sesuai dengan percobaan
    • kedua, ketika  B6 dan  B5 = don't care Maka outputnya 1 dan 0

    • ketiga, ketika  B6 dan  B5 = don't care,Maka outputnya Q = 1 dan Q̅ = 1, 

      Nomor 1 sampai 3 terjadi berubah ubah karena  Input B6, B5, B1, B2, B3, B4, dan B5 berpengaruh Pada D FF

    • keempat, ketika  B6 = 0 mengikuti input sebelumnya dan B5 = 0, maka outputnya Q̅ = 0 dan Q̅ = 1

    • kelima, ketika B6 = mengikuti input sebelumnyaB5 = 1 maka outputnya Q = 0 dan Q̅ = 1

    • keenam, ketika B6 = 0 dan  B5 = don't care maka outputnya Q = 0 dan Q̅ = 0

    • ketujuh,ketika  B6 =  DIPUTUS (switch dibuka), dan B5= DIPUTUS(switch dibuka) maka outputnya Q = = dan Q̅ = - menunjukkan output sebelumnya


    7. Link Download [Kembali]


    Komentar

    Postingan populer dari blog ini